آزمایش ۹ Shift Register

اميرحسام مرادى

سارا روحاني

برای پیاده سازی shift register ۴ بیتی به صورت رفتاری یک ورودی برای ریست در نظر می گیریم (clr) و input ۴ بیتی به صورت رفتاری یک ورودی برای گرفتن دیتا از ورودی riput تا وقتی که این ورودی riput در یک سیگنال واسطه پایه load را قرار می دهیم که با riput شدن ورودی load و آمدن لبه کلاک مقدار input در یک سیگنال واسطه storage قرار می گیرد سپس برای برای شیفت دادن دیتای ورودی از یک پایه ۲ بیتی shift استفاده می کنیم.

اگر ورودی shift برابر 10 باشد با هر بار کلاک مقدار ذخیره شده در storage یک خانه به چپ شیفت پیدا می کند و هر بار در راست ترین بیت آن مقدار 0 نوشته می شود .

اگر ورودی shift برابر 01 باشد با هر بار آمدن کلاک مقدار ذخیره شده در storage یک خانه به راست شیفت پیدا می کند و در چپ ترین بیت آن مقدار 0 نوشته می شود .

در حالت هاى 00 و 11 نيز مقدار storage دست نخورده باقى مى ماند .

و در نهایت بعد از تعیین تکلیف شدن سیگنال storage به وسیله ورودی کنترلی shift مقدار storage در خروجی نوشته می شود .